TLC3544和TLC3548是一個(gè)14位分辨率、高性能、低功耗、CMOS模數(shù)轉(zhuǎn)換器(ADC)的系列。所有設(shè)備均從一個(gè)5V模擬電源和3V至5V數(shù)字電源供電。串行接口由四個(gè)數(shù)字輸入(芯片選擇(CS)、幀同步(FS)、串行輸入輸出時(shí)鐘(SCLK)、串行數(shù)據(jù)輸入(SDI))和3態(tài)串行數(shù)據(jù)輸出(SDO)組成。CS(作為SS、從屬選擇)、SDI、SDO和SCLK形成了一個(gè)SPI接口。FS、SDI、SDO和SCLK形成了一個(gè)DSP接口。幀同步信號(hào)(FS)表示正在傳輸?shù)拇袛?shù)據(jù)幀的開始。當(dāng)多個(gè)轉(zhuǎn)換器連接到一個(gè)DSP的一個(gè)串口時(shí),CS作為芯片選擇,允許主機(jī)DSP訪問單個(gè)轉(zhuǎn)換器。如果只使用一個(gè)轉(zhuǎn)換器,CS可以被綁在地面上。如果沒有使用FS,那么它必須綁定到DVDD(例如在SPI接口中)。當(dāng)SDI綁定到DVDD時(shí),設(shè)備在開機(jī)后設(shè)置為硬件默認(rèn)模式,不需要進(jìn)行軟件配置。在最簡單的情況下,只需要三條線(SDO、SCLK和CS或FS)來與主機(jī)接口。
除了是一個(gè)具有多功能控制能力的高速ADC外,這些設(shè)備還設(shè)有一個(gè)片上模擬多路復(fù)用器(MUX),它可以選擇任何模擬輸入或三種自檢電壓中的一個(gè)。采樣和保持功能在第四個(gè)SCLK(正常采樣)之后自動(dòng)啟動(dòng),也可以由CSTART控制以延長采樣周期(擴(kuò)展采樣)。正常的采樣周期也可以被編程為短采樣(12個(gè)SCLKs)或長采樣(44個(gè)SCLKs),以適應(yīng)在高性能信號(hào)處理器中流行的更快的SCLK操作。TLC3544和TLC3548被設(shè)計(jì)為以低功耗運(yùn)行。通過軟件斷電/自動(dòng)關(guān)機(jī)模式和可編程轉(zhuǎn)換速度,進(jìn)一步增強(qiáng)了節(jié)能功能。其中內(nèi)置了轉(zhuǎn)換時(shí)鐘(內(nèi)部OSC)。該轉(zhuǎn)換器還可以使用一個(gè)外部的SCLK作為轉(zhuǎn)換時(shí)鐘,以獲得的靈活性。TLC3544和TLC3548有一個(gè)4-V的內(nèi)參文獻(xiàn)。當(dāng)使用5V外部參考時(shí),轉(zhuǎn)換器的單極輸入范圍為0V到5V。
14位分辨率
吞吐量200 KSPS
模擬輸入范圍0-V至參考電壓
電壓
多個(gè)模擬輸入:
–用于TLC3548的8個(gè)通道
–用于TLC3544的4個(gè)通道
偽差分模擬輸入
與SPI/DSP兼容的串行接口
SCLK高達(dá)25 MHz
單個(gè)5伏模擬電源;3-/5-V數(shù)字
供給
低功耗:
–4 mA(內(nèi)部參考:1.8 mA)用于
正常運(yùn)行
–自動(dòng)斷電時(shí)為20μA
內(nèi)置4-V參考電壓,轉(zhuǎn)換時(shí)鐘
和8x FIFO
硬件控制和可編程
采樣周期
可編程自動(dòng)通道掃描和校準(zhǔn)
重復(fù)
硬件默認(rèn)配置
INL:±1 LSB值
DNL:±1 LSB值
SINAD:80.8分貝
THD:–95分貝