濟南市怎么辦理集成電路布圖設(shè)計及設(shè)計的流程圖
恒標(biāo)知識產(chǎn)權(quán)咨詢有限公司經(jīng)營范圍:商標(biāo)、專利、ISO認(rèn)證、CE認(rèn)證、計算機軟件著作權(quán)、評估、雙軟企業(yè)認(rèn)定、高新企業(yè)認(rèn)定、企業(yè)信用評級
我公司業(yè)務(wù)面向整個山東?。簼?、德州、聊城、濱州、東營、淄博、萊蕪、煙臺、青島、威海、日照、菏澤、濟寧、臨沂、泰安、濰坊、棗莊
集成電路布圖設(shè)計
是指集成電路中至少有一個是有源元件的兩個以上元件和部分或者全部互連線路的三維配置,或者為制造集成電路而準(zhǔn)備的上述三維配置。通俗地說,它就是確定用以制造集成電路的電子元件在一個傳導(dǎo)材料中的幾何圖形排列和連接的布局設(shè)計。
集成電路布圖設(shè)計及設(shè)計的流程圖
專利保護
集成電路布圖設(shè)計實質(zhì)上是一種圖形設(shè)計,但它并非是工業(yè)品外觀設(shè)計,不能適用專利法保護。因為,從專利法的保護對象來看,針對產(chǎn)品、方法或其改進所提出的新的技術(shù)方案要求具有創(chuàng)造性、新穎性和實用性。這一點對集成電路布圖設(shè)計而言往往難以做到。從專利的的取得程序,專利申請審批的時間過長,成本較高,不利于技術(shù)的推廣和應(yīng)用。
集成電路布圖設(shè)計雖然在形態(tài)上是一種圖形設(shè)計,但它既不是一定思想的表達形式,也不具備藝術(shù)性,因而不在作品之列,不能采用著作權(quán)法加以保護。而且集成電路布圖設(shè)計更新?lián)Q代較快,若用著作權(quán)法來保護布圖設(shè)計,則會因著作權(quán)的保護期過長而不利于集成電路業(yè)的發(fā)展。
由于現(xiàn)有專利法、著作權(quán)法對集成電路布圖設(shè)計無法給予有效的保護,世界許多國家就通過單行立法,確認(rèn)布圖設(shè)計的專有權(quán),即給予其他知識產(chǎn)權(quán)保護。美國是最先對布圖設(shè)計進行立法保護的國家,隨后,日本、瑞典、英國、德國等國也相繼制訂了自己的布圖設(shè)計法。1989年5月,世界知識產(chǎn)權(quán)組織通過了《關(guān)于集成電路的知識產(chǎn)權(quán)條約》。此外,《知識產(chǎn)權(quán)協(xié)定》專節(jié)規(guī)定了集成電路布圖設(shè)計問題,其締約方按照上述公約的有關(guān)規(guī)定對布圖設(shè)計提供保護。
我國的集成電路布圖設(shè)計保護相對較晚。2001年3月28日國務(wù)院通過了《集成電路布圖設(shè)計保護條例》,于2001年10月1日生效。根據(jù)《集成電路布圖設(shè)計保護條例》,特制定《集成電路布圖設(shè)計保護條例實施細則》,自2001年10月1日起施行。根據(jù)《中華人民共和國集成電路科設(shè)計保護條例》,制定《集成電路布圖設(shè)計行政執(zhí)法辦法》,自2001年11月28日起實行。
集成電路設(shè)計的流程圖
集成電路布圖設(shè)計及設(shè)計的流程圖
集成電路設(shè)計的流程一般先要進行軟硬件劃分,將設(shè)計基本分為兩部分:芯片硬件設(shè)計和軟件協(xié)同設(shè)計。
芯片硬件設(shè)計包括:
1.功能設(shè)計階段。
設(shè)計人員產(chǎn)品的應(yīng)用場合,設(shè)定一些諸如功能、操作速度、接口規(guī)格、環(huán)境溫度及消耗功率等規(guī)格,以做為將來電路設(shè)計時的依據(jù)。更可進一步規(guī)劃軟件模塊及硬件模塊該如何劃分,哪些功能該整合于SOC 內(nèi),哪些功能可以設(shè)計在電路板上。
2. 設(shè)計描述和行為級驗證
功能設(shè)計完成后,可以依據(jù)功能將SOC 劃分為若干功能模塊,并決定實現(xiàn)這些功能將要使用的IP 核。此階段間接影響了SOC 內(nèi)部的架構(gòu)及各模塊間互動的訊號,及未來產(chǎn)品的可靠性。決定模塊之后,可以用VHDL 或Verilog 等硬件描述語言實現(xiàn)各模塊的設(shè)計。接著,利用VHDL 或Verilog 的電路仿真器,對設(shè)計進行功能驗證(或行為驗證 。注意,這種功能仿真沒有考慮電路實際的延遲,也無法獲得精確的結(jié)果。
3.邏輯綜合
確定設(shè)計描述正確后,可以使用邏輯綜合工具進行綜合。
綜合過程中,需要選擇適當(dāng)?shù)倪壿嬈骷欤鳛楹铣蛇壿嬰娐窌r的參考依據(jù)。
硬件語言設(shè)計描述文件的編寫風(fēng)格是決定綜合工具執(zhí)行效率的一個重要因素。事實上,綜合工具支持的HDL 語法均是有限的,一些過于抽象的語法只適于作為系統(tǒng)評估時的仿真模型,而不能被綜合工具接受。
邏輯綜合得到門級網(wǎng)表。
4.門級驗證
門級功能驗證是寄存器傳輸級驗證。主要的工作是要確認(rèn)經(jīng)綜合后的電路是否符合功能需求,該工作一般利用門電路級驗證工具完成。注意,此階段仿真需要考慮門電路的延遲。